A?a??daki özellikleri kullanarak biri di?eri taraf?ndan sürülen iki e? inverter tasarlay?n?z: a) tpLH ve tpHL birbirine e?it ve tp < 0.04ns olmal?. b) a ??kk?nda tasarlad???n?z devre için yükselme ve dü?me zamanlar?n? grafik üzerinde gösterin. c) a ??kk?nda tasarlad???n?z devre için NMOS boyutunu sabit tutarak ve PMOS’u de?i?tirerek, tpLH ve tpHL birbirine e?it olmadan optimum tp‘yi elde edin. d) c ??kk?ndaki boyutlar? kullanarak devrenin yükselme ve dü?me zamanlar?n? grafik üzerinde gösterin. e) a ??kk?nda tasarlad???n?z devre için ikinci inverter yerine 0.5pF’l?k yük koyarak tp<0.3ns olacak ?ekilde tekrar tasar?m yap?n. f) e ??kk?ndaki boyutlar? kullanarak devrenin yükselme ve dü?me zamanlar?n? grafik üzerinde gösterin. g) e ??kk?ndaki tasar?m için ilgili de?erleri teorik formüllerde yerine koyarak yay?l?m gecikmelerini ve yükselme-dü?me zamanlar?n? hesaplay?n. h) SPICE sonuçlar? ile teorik hesaplamalar? kar??la?t?rarak yorumlay?n.